低电压数字系统电源设计技术.doc
约5页DOC格式手机打开展开
低电压数字系统电源设计技术,在计算机和通信领域,为了降低系统功耗提高电源效率,系统工作电压越来越低;另外,随着信息技术和微电子工艺技术的高速发展,器件的特征尺寸越来越小,集成电路的电源电压也越来越低。低电压器件的成本更低,性能更优,所以各大半导体公司都将3.3v、2.5v等低电压集成电路作为推广重点,如高端的dsp、pl...
内容介绍
此文档由会员 bshhty 发布
低电压数字系统电源设计技术
在计算机和通信领域,为了降低系统功耗提高电源效率,系统工作电压越来越低;另外,随着信息技术和微电子工艺技术的高速发展,器件的特征尺寸越来越小,集成电路的电源电压也越来越低。低电压器件的成本更低,性能更优,所以各大半导体公司都将3.3V、2.5V等低电压集成电路作为推广重点,如高端的DSP、PLD/FPGA产品已广泛采用3.3V、2.5V甚至1.8V、1 5V供电。因此,低电压数字系统的电源设计,是电子工程师面临的严峻挑战。
1 采用低压差线性稳压器(LDO)
低压差线性稳压器的突出优点是具有最低的成本、最低的噪声和最低的静态电流。它
在计算机和通信领域,为了降低系统功耗提高电源效率,系统工作电压越来越低;另外,随着信息技术和微电子工艺技术的高速发展,器件的特征尺寸越来越小,集成电路的电源电压也越来越低。低电压器件的成本更低,性能更优,所以各大半导体公司都将3.3V、2.5V等低电压集成电路作为推广重点,如高端的DSP、PLD/FPGA产品已广泛采用3.3V、2.5V甚至1.8V、1 5V供电。因此,低电压数字系统的电源设计,是电子工程师面临的严峻挑战。
1 采用低压差线性稳压器(LDO)
低压差线性稳压器的突出优点是具有最低的成本、最低的噪声和最低的静态电流。它