数字频率计设计.doc

约40页DOC格式手机打开展开

数字频率计设计,页数 40字数 9088摘要采用自上向下的设计方法,设计了基于复杂可编程逻辑器件的数字频率计。以at89c51单片机作为系统的主控部件,完成电路的测试信号控制、数据运算处理、键盘扫描和控制数码管显示。用vhdl语言编程,由cpld(complex programmable logic device)完成各...
编号:10-26836大小:853.50K
分类: 论文>通信/电子论文

内容介绍

此文档由会员 孙阳阳 发布

数字频率计设计

页数 40 字数 9088

摘要
采用自上向下的设计方法,设计了基于复杂可编程逻辑器件的数字频率计。以AT89C51单片机作为系统的主控部件,完成电路的测试信号控制、数据运算处理、键盘扫描和控制数码管显示。用VHDL语言编程,由CPLD(Complex Programmable Logic Device)完成各种时序控制及计数功能。该系统具有结构紧凑、可靠性高、测频范围宽和精度高等特点。

关键词 可编程逻辑器件,CPLD,等精度测量法,单片机,VHDL
Abstact
With the adoption of the top-down design method and AT89C51 SCMC (Single Chip Mico Computer) as the master control component of the system,the circuit test signalcontrolling,data operation processing,keyboard scanning,and nixie tube display as well were completed by the digital cymometer.A CPLD programmed by VHDL,realized various sequence control and count functions.The system is characterized by impact structure,high reliability,high precision,and wide frequency-test-range.

Key Words programmable logic component CPLD measures mensuration single chip mico computer VHDL
目录
摘要…………………………………………………………………………………….
英文摘要……………………………………………………………………………….
绪论…………………………………………………………………………………….Ⅰ
第一章 设计方案选择………………………………………………………………….1
1.1 频率测量模块………………………………………………………………………1
1.2 周期测量模块………………………………………………………………………3
1.3 脉冲宽度测量模块…………………………………………………………………4
1.4 占空比测量模块……………………………………………………………………4
1.5 标准频率发生电路…………………………………………………………………4
1.6 小信号处理部分……………………………………………………………………4
第二章 基本测量原理与理论误差分析……………………………………………….6
2.1 等精度频率/周期测量技术………………………………………………………...6
2.2 预置门时间信号与闸门时间信号…………………………………………………7
2.3 高精度恒误差周期测量法…………………………………………………………7
2.4 脉冲宽度测量理论误差分析………………………………………………………7
2.5 周期脉冲信号占空比测量误差分析………………………………………………7
第三章 方案的实现…………………………………………………………………….9
3.1 稳压电源设计………………………………………………………………………9
3.2 测量控制电路………………………………………………………………………9
3.3 输入信号处理部分………………………………………………………………..10
3.4 小信号处理部分…………………………………………………………………..10
3.5 标准频率方波发生电路…………………………………………………………..10
3.6 显示器电路………………………………………………………………………..11
3.7 实际数字测量部分………………………………………………………………..14
第四章 单片机控制与运算程序的设计……………………………………………...18
4.1 主流程图…………………………………………………………………………..18
4.2 VHDL源程序………………………………………………………………………19
第五章 结束语………………………………………………………………………...25
致谢…………………………………………………………………………………….26
参考文献……………………………………………………………………………….27
参考文献
1.卢毅,赖杰.VHDL与数字电路设计[M].北京:科学出版社,2001.
2.潘松.VHDL实用教程[M].成都:电子科技大学出版社,2000.
3.徐志军.大规模可编程逻辑器件及其应用[M].成都:电子科技大学出版社,2000.
4.赵曙光.可编程逻辑器件原理、开发与应用[M].西安:西安电子科技大学出社,2000.
5.薛萍,陈海燕,裴树军.基于ISP芯片的可编程数字频率计的设计[J].电测与仪表,2002,(2):2123.