基于eda的闹钟系统设计.rar

RAR格式版权申诉手机打开展开

基于eda的闹钟系统设计,51页,1.3w字包括论文,源程序,外文翻译任务书的内容:1、课题来源: 随着计算机、集成电路和电子设计技术的高速发展,eda技术已经渗透到百姓生活的各个角落,日益成为电子信息类产品的支柱产业。闹钟是我们日常生活中必备的一个工具,传统的闹钟成本高,体积大,出行不方便,因此设计一款体积小、功能全、操作方便的闹钟 2、设计...
编号:99-275866大小:10.41M
分类: 论文>通信/电子论文

该文档为压缩文件,包含的文件列表如下:

内容介绍

原文档由会员 叼着吸管的猪 发布

51页,1.3W字

包括论文,源程序,外文翻译

任务书的内容:
1、课题来源:
随着计算机、集成电路和电子设计技术的高速发展,EDA技术已经渗透到百姓生活的各个角落,日益成为电子信息类产品的支柱产业。闹钟是我们日常生活中必备的一个工具,传统的闹钟成本高,体积大,出行不方便,因此设计一款体积小、功能全、操作方便的闹钟
2、设计任务:
此课题的主要设计任务包括:基于VHDL进行编写源程序,分成四个模块:控制器模块,译码器模块,移位寄存器模块,寄存器模块,计数器模块,驱动器模块,分频器模块;基于Quartus II ,对各个模块进行仿真,并给出仿真结果;下载到DE2可编程逻辑芯片中,实现其计时与定时的功能;
3、技术指标:
(1) 应用VHDL硬件描述语言完成程序的编译;
(2) 利用Quartus II开发环境来实现闹钟系统的功能;
(3) 利用DE2板来实现完成闹钟系统的仿真模拟,给出仿真结果,并进行分析。


目录

引言 1
第一章 系统方案的设计 2
1.1 闹钟系统设计任务和要求 2
1.2 闹钟系统的预期功能和基本原理 2
第2章 Quartus II技术简介 4
2.1 Quartus II技术概述 4
2.1.1 Quartus II软件简述 4
2.1.2 Quartus II软件基本功能 5
2.1.3 Quartus II软件的应用概述 6
2.2 硬件描述语言VHDL 7
2.2.1 VHDL硬件描述语言概述 7
2.2.2 VHDL硬件描述语言的特点 8
第三章 模块化设计 10
3.1 闹钟系统的控制器模块 10
3.2 闹钟系统的译码器模块 11
3.3 闹钟系统的移位寄存器模块 11
3.4 闹钟系统的寄存器模块 11
3.5 闹钟系统的时间计数器模块 12
3.6 闹钟系统的显示驱动器模块 12
3.7 闹钟系统的分频器模块 13
3.8 闹钟系统的整体组装 13
第四章 系统程序仿真和时序分析 19
4.1 Cyclone II系列FPGA器件简介 19
4.2 Cyclone II器件系列特性 19
4.3 闹钟的管脚绑定 21
4.4 闹钟仿真结果 21
4.5 闹钟调试结果 22
结论 27
致谢 28
参考文献 29
附录 30