数字钟的设计.doc

约8页DOC格式手机打开展开

数字钟的设计,一.设计目的:(1)训练综合运用所学《数字电子技术基础》课程的基础知识;(2)熟悉集成电路的使用方法和各种芯片的功能,掌握。(3)学习和使用ewb仿真技术,独立完整的设计一定功能的电子电路,以及仿真的调试的能力。二.设计要求:(1)时钟以24为周期,即时设计一个24进制计数器; 同时显示分和秒,...
编号:10-31087大小:82.50K
分类: 论文>通信/电子论文

内容介绍

此文档由会员 xiaowei 发布

数字钟的设计



一. 设计目的:
(1) 训练综合运用所学《数字电子技术基础》课程的基础知识;
(2) 熟悉集成电路的使用方法和各种芯片的功能,掌握数字钟的设计。
(3) 学习和使用EWB仿真技术,独立完整的设计一定功能的电子电路,以及仿真的调试的能力。
二. 设计要求:
(1) 时钟以24为周期,即时设计一个24进制计数器; 同时显示分和秒,即再设计两个60进制计数器。
(2) 具有校时功能,可以对时和分单独校时。
(3) 电路主要采用中小规模CMOS集成电路。要求电路尽量简化,并选用同类型的器件。
(4) 在EWB电子工作平台上进行电路的设计和计算机仿真。
(5) 仿真成功后画出电路原理图和元件参数选择。
三. 设计原理:
(1) 总体设计方案:
数字钟的原理框图如下图所示,电路包括以下几个部分:振荡器、译码显示电路、时分秒计数器和校时电路 。因为精度要求不高可以采用集成电路定时器555与RC组成的多谐振荡,而不用石英晶体振荡电路。多谐振荡器产生的信号经过分频作为秒脉冲,秒脉冲送入计数器计数,计数结果通过“时”、“分”、“秒”译码器显示时间。