mc88920芯片简介及应用电路设计.doc

约16页DOC格式手机打开展开

mc88920芯片简介及应用电路设计,mc88920芯片简介及应用电路设计16页5700余字摘要: mc88920时钟脉冲驱动器利用相位锁存器技术锁定偏移输出频率且相位输入在基准值时钟之上。它用于复杂指令集计算机微处理器或者单处理机简化指令系统计算机系统的时钟分布。复位输入/复位输出(锁定)引脚具有处理器复位功能设计具体地说对mc68 / e / lc03...
编号:10-31658大小:510.50K
分类: 论文>通信/电子论文

内容介绍

此文档由会员 Facebook 发布

MC88920芯片简介及应用电路设计 16页 5700余字


摘要:
MC88920时钟脉冲驱动器利用相位锁存器技术锁定偏移输出频率且相位输入在基准值时钟之上。它用于复杂指令集计算机微处理器或者单处理机简化指令系统计算机系统的时钟分布。复位输入/复位输出(锁定)引脚具有处理器复位功能设计具体地说对MC68 / E / LC030 / 040微处理机系列。PLL允许强电流、低偏移输出到锁定单个时钟输入并且分配多单元零延迟。PLL同样地允许MC88920增加低频输入时钟并且分配较高(2X)系统频率。全部的输出功率具备±36mA驱动(等同高和底电平)CMOS电平。可以驱动CMOS和TTL输入电路,全部的输入端与TTL兼容.

Abstract:The MC88920 Clock Driver utilizes phase–locked loop technologylock its low skew outputs’ frequency and phase onto an input referenceclock. It is designed to provide clock distribution for CISC microprocessoror single processor RISC systems. The RST_IN/RST_OUT(LOCK) pinsprovide a processor reset function designed specifically forMC68/EC/LC030/040 microprocessor family.The PLL allows the the high current, low skew outputs to lock ontosingle clock input and distribute it with essentially zero delay to multiplelocations on a board....


目录
1.功能描述及应用………………………………………………………….2
1.1测试管脚(PLL_EN)低频测试……………………………………………..2
1.2描述复位输入/复位输出(锁定)功能…………………………………….2
1. 3下电模式功能…………………………………………………………………3
2.引脚分布…………………………………………………………………….4
3.方框图………………………………………………………………...............5
4.极值表…………………………………………………………………………5
4.1电容和电源一览表…………………………………………………………….6
4.2 最大额定值…………………………………………………………………….6
4.3工作条件……………………………………………………………………….6
4.4 直流电特性…………………………………………………………………..6
4.5同步输入计时要求…………………………………………………………….7
4.6频率一览表…………………………………………………………………….8
4.7交流特性……………………………………………………………………….8
5.应用电路……………………………………………………….......................10
5.1 应用说明………………………………………………………………………..10
5.2时间记录…………………………………………………………………………………..11
6.引脚封装………………………………………….……….…..........................13
7.结论…………………………………………………………….15



结论:
拿到设计题目时,看到都是英文资料心理有些担心,怕设计完成不了。万事开头难,我首先从设计题目入手,看它的主要部分是什么?有那些功能,起什么作用。这样就对设计有了大体了解