adf4116/4117/4118的芯片应用电路设计.doc

约36页DOC格式手机打开展开

adf4116/4117/4118的芯片应用电路设计,adf4116/4117/4118的芯片应用电路设计34页 1.1万字 摘要:本设计是一射频锁相环频率合成器,可用于无线电接收和发射机中上、下变频器的本振部分。采用的是模拟装置公司的adf4116系列芯片。简要介绍了芯片内低噪声的数字pfd(相位频率检测器)、可编程的参考(基准)分频器、多路调制器、可编程a和b计数器、...
编号:10-31694大小:1.83M
分类: 论文>通信/电子论文

内容介绍

此文档由会员 从头再来 发布

ADF4116/4117/4118的芯片应用电路设计

34页 1.1万字

摘要:本设计是一射频锁相环频率合成器,可用于无线电接收和发射机中上、下变频器的本振部分。采用的是模拟装置公司的ADF4116系列芯片。简要介绍了芯片内低噪声的数字PFD(相位频率检测器)、可编程的参考(基准)分频器、多路调制器、可编程A和B计数器、双模式充电泵、5位的A和13位的B计数器等部分。该芯片集成度高,性能好,成本低。结合外部VCO和环路滤波器可以很好的实现快速锁相功能。可以对信号通过编程来实现分频,从而可以实现精确的频率合成输出。芯片所有内存储器是经过简单的3线口控制,器件工作电压可以是2.7V到5.5V,待机时为低功耗使用。

关键字: 频率合成 可编程寄存器 锁相环 可编程分频器

Abstract: This design is a RF PLL frequency synthesizers. Can used frequency synthesizers can be used to implement local oscillators in the up-conversion and down-conversion sections of wireless receivers and transmitters. It is analogue device corporate ADF4116 series chip to adoptive. Summariness introduce know clearly on-chip low noise digital PFD(phase frequency detector), programmable reference(base)Frequency divider, multiplexer, programmable A and B counter, the dual-modulus prescaler, both 5 bit A and 13 bit B counters, etc. This chip have a high integrated level, performance best, cost low. Both incorporation exterior VCO and loop filter could rattling realize celerity Phase Lock function. Could versus signal passing programme....

目 录
摘要 ………………………………………………………………………………1
1.ADF4116系列芯片简介……………………………………………………………2
1.1 器件特性 ……………………………………………………………………2
1.2 应用 …………………………………………………………………………2
1.3 一般说明 ………………………………………………………………… 2
2. 内部结构和工作原理…………………………………………………………… 3
2.1 功能方框图…………………………………………………………………3
2.2 技术要求……………………………………………………………………3
2.3 定时特性……………………………………………………………………6
2.4 最大额定值…………………………………………………………………7
2.5 晶体管个数…………………………………………………………………7
2.6 静电放电警告………………………………………………………………7
2.7 典型动态特性………………………………………………………………8
2.8 线路描述 …………………………………………………………………12
2.8.1 参考输入部分…………………………………………………… 12
2.8.2 射步输入级……………………………………………………… 12
2.8.3 前置分频器……………………………………………………… 13
2.8.4 A、B计数器……………………………………………………… 13
2.8.5 脉冲吸收功能(Pulse Swallow Function)…………………… 13
2.8.6 R计数器……………………………………………………………13
2.8.7 相频检测器(PFD)和充电泵……………………………………14
2.8.8 多路调制输出MUXOUT和锁定检测………………………………14
2.8.9 锁定(自动跟踪)检测……………………………………………15
2.8.10 输入移位寄存器…………………………………………………15
2.8.11 ADF系列寄存器………………………………………………… 15
2.8.12 功能寄存器………………………………………………………20
2.8.13 计数器复位………………………………………………………20
2.8.14 断电(power-down)………………………………………………20
2.8.15 多路调调制输出(MUXOUT)控制 ………………………………20
2.8.16 鉴相器极性………………………………………………………20
2.8.17 三态充电泵………………………………………………………20
2.8.18 快速锁定允许位…………………………………………………20
2.8.19 快速锁定模式位…………………………………………………21
2.8.20 快速锁定模式1 …………………………………………………21
2.8.21 快速锁定模式2 …………………………………………………21
2.8.22 定时计数器控制…………………………………………………21
2.8.23 预置寄存器………………………………………………………21
2.8.24 初始上电后器件编程……………………………………………22
2.8.25 初始寄存器的方法………………………………………………22
2.8.26 CE脚方式…………………………………………………………22
2.8.27 计数复位方式……………………………………………………22
3. 应用电路设计……………………………………………………………………23
3.1 应用……………………………………………………………………… 22
3.1.1 GSM基站发射机本机振荡器………………………………………23
3.1.2 停机电路 …………………………………………………………24
3.1.3 直接变换调调制器 ………………………………………………24
3.1.4 接口 ………………………………………………………………26
3.1.5 ADUC812接口………………………………………………………26
3.1.6 ADSP-2XX接口 ……………………………………………………26
4. 芯片封装与引脚功能……………………………………………………………27
4.1 功脚功能与配置描述 ……………………………………………………27
4.2 外形尺寸………………………………………………………………… 29
4.3 订货指南(ordering guide)……………………………………………29
5.设计总结………………………………………………………………………… 30
参考文献………………………………………………………………………… 31


设计总结
这次通信原理的课程设计,不仅使我加深了对所学知识的理解和巩固,同时使我学到了很多我以前不知道的东西,比如说通过各种方法查找资料的能力得到了很大提高,基本学会了怎么样利用现有资源来设计新的东西的方法。由于是英文资料,所以有很多资料......