基于单片机和fpga的位同步信号提取.rar
基于单片机和fpga的位同步信号提取,基于单片机和fpga的位同步信号提取①页数 76②字数20144③ 摘要 本文所设计的位同步系统是使用单片机进行实时控制现场可编程门阵列(fpga)进行同步的,在此设计中,本文主要做了以下内容:1、单片机实时控制fpga完成实时频率跟踪测量和自动锁相。2、在fpga内部,设计有以下两部分:a、全数字锁相环(dpll),...
该文档为压缩文件,包含的文件列表如下:
内容介绍
原文档由会员 郑军 发布
基于单片机和FPGA的位同步信号提取
①页数 76
②字数 20144
③ 摘要
本文所设计的位同步系统是使用单片机进行实时控制现场可编程门阵列(FPGA)进行同步的,在此设计中,本文主要做了以下内容:
1、单片机实时控制FPGA完成实时频率跟踪测量和自动锁相。
2、在FPGA内部,设计有以下两部分:
a、 全数字锁相环(DPLL),主要包括数控振荡器、鉴相器、可控模N分频器。
b、 LED动态扫描电路、FPGA和单片机的数据接口,以完成两者之间的数据传递。
3、设计辅助电路:键盘、LED显示、信号源等。
4、整体测试表明:系统可以实现10Hz到1MHz的信号同步,键盘及显示电路工作正常。
④目录
摘 要 I
Abstract II
引 言 1
第1章 绪 论 2
1.1 位同步技术当前的发展 2
1.2 EDA简介 3
1.3 8051型单片机 4
1.4 FPGA器件简介 4
1.4.1 FPGA器件的发展 4
1.4.2 FPGA器件的结构 5
1.4.3 Altera器件及EPM7064 7
1.5 FPGA开发过程简介 8
1.6 C语言 9
1.7 VerilogHDL 9
1.8 MAX+PLUS II 概述 10
第2章 系统组成结构 11
2.1 单片机模块 11
2.2 键盘模块 11
2.3 测频、输出显示模块 12
2.4 数字锁相环(DPLL)模块 13
第3章 各模块的具体设计及实现 14
3.1 单片机模块的设计与实现 14
3.2 键盘模块的设计与实现 15
3.2.1 设计中问题和解决方法 15
3.2.2 键盘设计的软件设计 16
3.3 测频、输出显示模块的设计与实现 17
3.3.1 测频部分 17
3.3.1.1 测频电路的设计实现 17
3.3.1.2 测频模块的软件设计 17
3.3.2 显示部分 18
3.3.2.1 7448芯片介绍 18
⑤关键字 单片机、电子设计自动化(EDA)、Ver
①页数 76
②字数 20144
③ 摘要
本文所设计的位同步系统是使用单片机进行实时控制现场可编程门阵列(FPGA)进行同步的,在此设计中,本文主要做了以下内容:
1、单片机实时控制FPGA完成实时频率跟踪测量和自动锁相。
2、在FPGA内部,设计有以下两部分:
a、 全数字锁相环(DPLL),主要包括数控振荡器、鉴相器、可控模N分频器。
b、 LED动态扫描电路、FPGA和单片机的数据接口,以完成两者之间的数据传递。
3、设计辅助电路:键盘、LED显示、信号源等。
4、整体测试表明:系统可以实现10Hz到1MHz的信号同步,键盘及显示电路工作正常。
④目录
摘 要 I
Abstract II
引 言 1
第1章 绪 论 2
1.1 位同步技术当前的发展 2
1.2 EDA简介 3
1.3 8051型单片机 4
1.4 FPGA器件简介 4
1.4.1 FPGA器件的发展 4
1.4.2 FPGA器件的结构 5
1.4.3 Altera器件及EPM7064 7
1.5 FPGA开发过程简介 8
1.6 C语言 9
1.7 VerilogHDL 9
1.8 MAX+PLUS II 概述 10
第2章 系统组成结构 11
2.1 单片机模块 11
2.2 键盘模块 11
2.3 测频、输出显示模块 12
2.4 数字锁相环(DPLL)模块 13
第3章 各模块的具体设计及实现 14
3.1 单片机模块的设计与实现 14
3.2 键盘模块的设计与实现 15
3.2.1 设计中问题和解决方法 15
3.2.2 键盘设计的软件设计 16
3.3 测频、输出显示模块的设计与实现 17
3.3.1 测频部分 17
3.3.1.1 测频电路的设计实现 17
3.3.1.2 测频模块的软件设计 17
3.3.2 显示部分 18
3.3.2.1 7448芯片介绍 18
⑤关键字 单片机、电子设计自动化(EDA)、Ver