锁相环频率合成器设计.doc

约52页DOC格式手机打开展开

锁相环频率合成器设计,4.3万字52页 有设计图摘要 中国之所以发展3g,一个迫切的需要是为了解决当前所面临的频谱资源日益短缺的问题;另外,由于中国人口众多且经济发展不平衡,造成了业务分布的不均匀性,移动通信的主要用户和业务大部分集中在中心城市和部分人口密集的地区,这就要求选择的标准应当是频谱利用率较高的技术制式。在这一点上,td-scdm...
编号:10-4188大小:821.00K
分类: 论文>通信/电子论文

内容介绍

此文档由会员 beijing2008 发布

4.3万字 52页 有设计图
摘 要
中国之所以发展3G,一个迫切的需要是为了解决当前所面临的频谱资源日益短缺的问题;另外,由于中国人口众多且经济发展不平衡,造成了业务分布的不均匀性,移动通信的主要用户和业务大部分集中在中心城市和部分人口密集的地区,这就要求选择的标准应当是频谱利用率较高的技术制式。在这一点上,TD-SCDMA的优势更明显一些,出于对民族工业的支持,TD-SCDMA在中国一定要赶上。中国已经在1G、2G时代落后于世界了,如果能够基于自主产权的TD-SCDMA形成3G产业链,就可能带动起中国的通信制造业、运营业等的快速发展,从而取得赶超世界先进的良机。
本文系统地阐述了锁相环频率合成器的基本工作原理,较深入地分析了锁相环路的组成和工作过程,建立其相位模型以及动态方程,并且对环路的线性特性和噪声特性进行了详细的分析。在此基础上,针对TD-SCDMA系统的技术特点,以集成数字锁相芯片为核心精心设计了频率合成电路,构成了多频点输出频率合成器。本文对锁相环路各个重要组成部分的参数进行详细的分析计算,仔细设计了原理图。为了改善环路的捕获性能,进一步抑制鉴相器输出电压中的载频分量和高频噪声,降低由VCO控制电压的不纯而引起的寄生输出以及其他各种杂散噪声,对环路滤波器进行了重点设计,对多种方案进行分析和比较,合理选择和计算了环路的参数,进而使得集成锁相环频率合成电路的功能得到了充分发挥,为TD-SCDMA系统提供了良好的本振源。最后我们给出了测试的方法以及测试结果。

关键词:TD-SCDMA;锁相环;频率合成;VCO;环路滤波
ABSTRACT
In the article, the author designs the schematic diagram. In order to improve loop acquisition, furthermore, reject higher-order harmonic and noise in the output voltage of the PD, reduce any other stray noises and parasitic component output which is due to impurity of control voltage by VCO. During the course of design process, on one hand, comparing and analyzing among the various design schemes, on the other hand, elaborately computing and selecting the parameters of the phase locked loop. Further more, it is obvious that the performance of the frequency synthesizer is enhanced distinctly. In addition, there is no denying that the outstanding local oscillator makes the system performance improved sharply. Finally, the simulation results and measurements of the whole circuit are displayed in the end of the article.
Key words: TD-SCDMA; PLL; VCO; Frequency Synthesizer,;Loop Filter

目 录

1 绪论
2 锁相环的系统原理分析
3 频率合成器设计
3.1 总体设计
3.2 锁相环频率合成器芯片原理图设计
3.3 芯片各部分功能介绍
4 系统的调试与测试
4.1 调试注意的要点
4.2 本振的测试及结果
5 总结